Section outline

  • Esta obra se publica bajo una licencia Creative Commons License. Creative Commons License

    • OCW
      Imagen del Campus Virtual/Campus Birtuala

      Electrónica Digital [2013/12] [cas]

      Autoría:

      • Bárcena Ruiz, Rafael
      • Etxebarria Egizabal, Ainhoa

      UPV/EHU

  • GUIA DOCENTE

  • LECTURAS RECOMENDADAS
    • Consultar la Bibliografía en el apartado de Guía Docente
  • MATERIALES DE ESTUDIO
    • 1.1. Señales digitales-analógicas;  1.2. Sistemas electrónicos digitales; 1.3. Circuito digitales: combinacionales secuenciales; 1.4. Sistemas numéricos; 1.5. Códigos binarios; 1.6. Conversión de códigos; 1.7. Operaciones binarias

    • 2.1. Conceptos básicos;  2.2. Expresiones canónics de una función; 2.3. Obtención de las funciones canónicas desde la tabla de verdad; 2.4. Procedimiento de diseño; 2.5. Circuitos digitales básicos: puertas lógicas; 2.6. älgebre de Boole; 2.7. Representaciones NAND-NOR; 2.8. Representación y simplificación de funciones mediante mapas de Karnaught; 2.9. Funciones incompletamente especificadas; 2.10. Riesgos estáticos y dinámicos.

    • 3.1. Circuito integrado (CI);  3.2. Escalas de integración; 3.3. Tipos de tecnologías de los circuitos integrados; 3.4. Series de cada tecnología; 3.5. Características de entrada-salida; 3.6. Características operacionales y parámetros básicos; 3.7. Comparación de las características TTL-CMOS; 3.8. Circuitos; 3.9. Interfaces entre las familias lógicas.

    • 4.1. Circuitos digitales confgurables; 4.2. Tipos de descripción de un sistema digital; 4.3. Lenguaje VHDL; 4.4. Métodos de diseño; 4.5. Procedimiento de síntesis;


    • 5.1. Introducción; 5.2. Sumadores; 5.3. Sustractores; 5.4.Comparadores; 5.5. Decodificadores; 5.6. codificadores; 5.7. Convertidores; 5.8. Multiplexores; 5.9. Demultiplexores; 5.10. Multiplexores/Demutiplexores; 5.11. Generador de paridad; 5.12. Unidad Aritmético Lógica.


    • 6.1. Lógica combinacional-Secuencial; 6.2. Memoria; 6.3. Estructura general de los sistemas secuenciales; 6.4. Elementos básicos de memoria:Biestables (Básculas); 6.5. Circuitos monoestables;6.6. Circuitos básicos generadores de impulsos;6.7. Tipos de circuitos secuenciales;


    • 7.1. Estructura general delos sistemas secuenciales; 7.2.Diagramas y tablas de estados; 7.3. Modelos; 7.4.Síntesis de un circuito secuencial asíncrono.7.5. Simplificación de estados; 7.6. Asignación óptima de estados;7.7 Análisis de los diagramas lógicos de un circuito secuencial síncrono; 7.8 Circuitos con especificación inompleta; 7.9 Simplificación de estados en circuitos con especificación incompleta; 7.10 Consideraciones temporales para el diseño de circuitos secuenciales ; 7.11 Circuitos específicos: contadores y registros


    • 8.1. Generalidades; 8.2.Síntesis; 8.3. Consideraciones temporales. Eliminación de competencias; 8.4. Riesgos en circuitos secuenciales asíncronos; 8.5. Circuitos en modo pulso;

  • PRACTICAS, EJERCICIOS Y ACTIVIDADES
    • Sesiones de prácticas.

      Guía de Electronic Workbench (EW): Resumen de conceptos básico

      Cómo conseguir EW o Multisim

      Guía de QUARTUS: Resumen de procedimiento y cómo conseguir un programador.

      Cómo conseguir Quartus

      Cómo conseguir un programador para FPGA: Altera FPGA Board EP2C5Q208

      Hojas de características

  • PROCEDIMIENTO DE AUTOEVALUACION
    • En este apartado se podrán consultar los ejercicios resueltos y los montajes prácticos.
  • PROFESORADO
    • B.S., Physics (Electronics and Automation branch), University of the Basque Country, 1994.

      Ph.D., University of the Basque Country, 2004.

      Tel. +34 946014303

      email. ainhoa.etxebarria@ehu.es

    • B.S., Physics (Electronics and Automation branch), University of the Basque Country, 1994.

      Ph.D., Physics, University of the Basque Country, 2001.

      Tel. +34 946014301

      email. rafa.barcena@ehu.es

  • BIBLIOGRAFIA
  • OTROS RECURSOS